)。 500KHz :时钟信号输入端(一般为 CLK
:输出允许控制端,用以打开三态数据输出锁存器。 OE
:转换结束信号输出引脚,开始转换时为低电平,当转换结束时为高电平。 EOC
. 转换) A/D (以上两种信号用于启动
:地址锁存允许信号输入端。 ALE
转换启动信号输入端。 A/D : START
):参考电压负端。- ( REF
):参考电压正端。+ ( REF
:地。 GND
工作电压。+5V : VCC
位模拟量输入引脚。 8 : IN0-IN7
位数字量输出引脚。 8 : D7-D0
各脚功能如下: ADC0809
引脚结构 ADC0809 ). 2 (
可以从三态输出锁存器取走转换完的数据。
转换器进行转换。三态输出锁器用于锁存 A/D
端为高电平时,才 OE 转换完的数字量,当 A/D
个三态输出锁存器组成。多路开关可选通
路模拟量分时输入,共用 8 个模拟通道,允许 8
路模拟开关、一个地址锁存与译码器、一个 8 由一个 ADC0809 由下图可知,
转换器和一 A/D
的内部逻辑结构 ADC0809 ) 1 (
转换器,可以和单片机直接接口。 A/D 逐次逼近式
路多路开关以及微处理机兼容的控制逻辑的 8 转换器、 A/D 位 8 是带有 ADC0809
组件。它是 CMOS
中文资料 ADC0809
xiaoylly
A、B、C:地址输入线。
ADC0809 对输入模拟量要求:信号单极性,电压范围是 0-5V,若信号太小,必须进行放大;
输入的模拟量在转换过程中应该保持不变,如若模拟量变化太快,则需在输入前增加采样保
持电路。
地址输入和控制线:4 条
ALE 为地址锁存允许输入线,高电平有效。当 ALE 线为高电平时,地址锁存与译码器将 A,
B,C 三条地址线的地址信号进行锁存,经译码后被选中的通道的模拟量进转换器进行转换。
A,B 和 C 为地址输入线,用于选通 IN0-IN7 上的一路模拟量输入。通道选择表如下表所示。
C B A 选择的通道
0 0 0 IN0
0 0 1 IN1
0 1 0 IN2
0 1 1 IN3
1 0 0 IN4
1 0 1 IN5
1 1 0 IN6
1 1 1 IN7
数字量输出及控制线:11 条
ST 为转换启动信号。当 ST 上跳沿时,所有内部寄存器清零;下跳沿时,开始进行 A/D 转换;
在转换期间,ST 应保持低电平。EOC 为转换结束信号。当 EOC 为高电平时,表明转换结束;
否则,表明正在进行 A/D 转换。OE 为输出允许信号,用于控制三条输出锁存器向单片机输出
转换得到的数据。OE=1,输出转换得到的数据;OE=0,输出数据线呈高阻状态。D7-D0 为
数字量输出线。
CLK 为时钟输入信号线。因 ADC0809 的内部没有时钟电路,所需时钟信号必须由外界提供,通常
使用频率为 500KHZ,
VREF(+),VREF(-)为参考电压输入。
2. ADC0809 应用说明
(1). ADC0809 内部带有输出锁存器,可以与 AT89S51 单片机直接相连。
(2). 初
ADC0809中文资料大全 来自淘豆网www.taodocs.com转载请标明出处.