下载此文档

可变分频器实验.doc


文档分类:高等教育 | 页数:约4页 举报非法文档有奖
1/4
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/4 下载此文档
文档列表 文档介绍
预备知识CPLD的基本编程技术;预****Altera公司CPLD器件的结构、编程过程;实验目的可变分频器实现的基本方法;可变分频器的输出占空比的控制方法;实验仪器JH5001型通信原理实验箱 一台;MaxplusII开发环境 一台;JTAG下载电缆 一根;CPLD下载板 一块;微机 一台;示波器 一台;实验原理目前可变分频器大量使用在FPGA的电路设计中,它是一般电路设计不可缺少的组成部分,如频率合成器、时钟信号产生器、调制解调器的位定时恢复等电路。下面给出一种可变分频器的实现方法:一般分频器是通过计数器完成,计数器的范围为0~(N-1),这里N为分频数。当计数器达到(N-1)时,对计数器进行复位,进入下一轮计数。通过改变N的大小,从而达到可变分频计数的目的,其结构如下图所示。对于可变计数器的输出,一般尽量输出占空比为50%的方波信号。这是通过判决电路实现的:当计数器计数小于N/2时输出为1,其它为0。计数0~N-1计数范围控制N-1状态检测复位>N/2?判决输入时钟注意:该实验在复接模块中完成课题设计要求在输入时钟为256KHz时,可在外部跳线器的控制下改变分频比,在程序中定义的几个变量为: Main_CLK:输入256KHz主时钟; Mode[1..0]:控制分频模式; Counter_Out:分频器输出; 当Mode[]=0:分频比为213; 当Mode[]=1:分频比为187; 当Mode[]=2:分频比为156; 当Mode[]=3:分频比为15;说明:Mode[1..0]与复接模块的m_sel0、m_sel1相连;Counter_Out在TPB01输出;(在光盘的“2th\student_Counter”子目录下)拷入机器内,它为学生准备了基本的程序框架(变量定义、主程序入口,这些工作将便于老师对学生的程序进行检查)。注意,,特别是管脚定义、器件定义,否则会损坏器件。在MaxplusII开发环境下,。,并在计算机上完成仿真。经老师检查合格后,进入下一步:在下载板上烧录相应的器件。将下载电缆的JTAG接口与下载板的双排针相连,注意连接方向(如果连接反了的话,可能会损坏器件,在操作上需小心)。下载板上的电源不能接反,其红线接+5V,黑线接地。加电,在MaxplusII环境下完成对CPLD的编程。将JH5001复接模块上的UB01拔下,注意不要损伤管脚(该步骤一般最好由老师进行)。将编程好的EPM7064器件插入实验箱上的UB01插座中进行功能检查。若不正确,重返步骤1进行。若正确则实验完成。实验完成后将原来的器件插回原座中,复原JH5001实验箱。需检查的功能输入与输出时钟的分频关系;在复接模块的m_sel0、m_sel1的控制下改变分频比;计数器输出为方波信号(接近50%);学生用程序TITLE"Counter";SUBDESIGNCounter( %pcminput% FSX_PCM,BCLKT,DT_PCM :INPUT; %msequence% m_Sequence :INPUT; %SWinput% SW[7..

可变分频器实验 来自淘豆网www.taodocs.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数4
  • 收藏数0 收藏
  • 顶次数0
  • 上传人bjy0415
  • 文件大小28 KB
  • 时间2019-02-21