下载此文档

2021年度数字电子技术课程报告数字钟的与制作.doc


文档分类:高等教育 | 页数:约14页 举报非法文档有奖
1/14
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/14 下载此文档
文档列表 文档介绍
数字电子技术课程设计汇报
题 目: 数字钟设计和制作
学 年: 09/ 学期: 第二学期
专 业: 通信 班级: 09通信1班
学 号: 姓名:

指导老师: 胡恩博

时 间:
湖南第一师范学院信息科学和工程系
数字电子技术课程设计汇报
一、 设计目标
数字钟是一个用数字电路技术实现时、 分、 秒计时装置, 和机械式时钟相比含有更高正确性和直观性, 且无机械装置, 含有更更长使用寿命, 所以得到了广泛使用。
数字钟从原理上讲是一个经典数字电路, 其中包含了组合逻辑电路和时序电路。
所以, 我们此次设计和制做数字钟就是为了了解数字钟原理, .
二、 设计要求
(1)设计指标
时间以12小时为一个周期;
显示时、 分、 秒;
含有校时功效, 能够分别对时及分进行单独校时, 使其校正到标按时间;
计时过程含有报时功效, 当初间抵达整点前10秒进行蜂鸣报时;
为了确保计时稳定及正确须由晶体振荡器提供表针时间基准信号。
(2)设计要求
画出电路原理图(或仿真电路图);
元器件及参数选择;
(3)制作要求:
自行装配和调试, 并能发觉问题和处理问题。
(4)编写设计汇报
写出设计和制作全过程, 附上相关资料和图纸, 有心得体会。
三、 原理框图
1.数字钟组成
数字钟实际上是一个对标准频率(1HZ)进行计数计数电路。 因为计数起始时间不可能和标按时间(如北京时间)一致, 故需要在电路上加一个校时电路, 同时标准1HZ时间信号必需做到正确稳定。 通常使用石英晶体振荡器电路组成数字钟。
数字钟组成框图
2.晶体振荡器电路
晶体振荡器电路给数字钟提供一个频率稳定正确32768Hz方波信号, 可确保数字钟走时正确及稳定。 不管是指针式电子钟还是数字显示电子钟全部使用了晶体振荡器电路。 通常输出为方波数字式晶体振荡器电路通常有两类, 一类是用TTL门电路组成; 另一类是经过CMOS非门组成电路, 此次设计采取了后一个。 图(b)所表示, 由CMOS非门U1和晶体、 电容和电阻组成晶体振荡器电路, U2实现整形功效, 将振荡器输出近似于正弦波波形转换为较理想方波。 输出反馈电阻R
1为非门提供偏置, 使电路工作于放大区域, 即非门功效近似于一个高增益反相放大器。 电容C1、 C2和晶体组成一个谐振型网络, 完成对振荡频率控制功效, 同时提供了一个180度相移, 从而和非门组成一个正反馈网络, 实现了振荡器功效。 因为晶体含有较高频率稳定性及正确性, 从而确保了输出频率稳定和正确。
CMOS 晶体振荡器(仿真电路)
3.时间记数电路
通常采取10进制计数器如74HC290、 74HC390等来实现时间计数单元计数功效。 此次设计中选择74HC390。 由其内部逻辑框图可知, 其为双2-5-10异步计数器, 并每一计数器全部有一个异步清零端(高电平有效)。
秒个位计数单元为10进制计数器, 无需进制转换, 只需将QA和CPB(下降沿有效)相连即可。 CPA(下降没效)和1HZ秒输入信号相连, Q3可作为向上进位信号和十位计数单元CPA相连。
秒十位计数单元为6进制计数器, 需要进制转换。 将10进制计数器转换为6进制计数器电路连接方法图 , 其中Q
2可作为向上进位信号和分个位计数单元CPA相连。
十进制-六进制转换电路
分个位和分十位计数单元电路结构分别和秒个位和秒十位计数单元完全相同, 只不过分个位计数单元Q3作为向上进位信号应和分十位计数单元CPA相连, 分十位计数单元Q2作为向上进位信号应和时个位计数单元CPA相连。
时个位计数单元电路结构仍和秒或个位计数单元相同, 不过要求, 整个时计数单元应为12进制计数器, 不是10整数倍, 所以需将个位和十位计数单元合并为一个整体才能进行12进制转换。 利用1片74HC390实现12进制计数功效电路图(d)所表示。
(d)十二进制电路
另外, 图(d)所表示电路中, 尚余-2进制计数单元, 恰好可作为分频器2HZ输出信号转化为1HZ信号之用。
4.译码驱动及显示单元电路
选择CD4511作为显示译码电路; 选择LED

2021年度数字电子技术课程报告数字钟的与制作 来自淘豆网www.taodocs.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数14
  • 收藏数0 收藏
  • 顶次数0
  • 上传人读书之乐
  • 文件大小2.54 MB
  • 时间2021-01-07