下载此文档

可编程逻辑器件及EDA技术可编程逻辑器件及EDA技术答案).doc


文档分类:通信/电子 | 页数:约3页 举报非法文档有奖
1/3
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/3 下载此文档
文档列表 文档介绍
一、名词解释 1. CPLD 答: CPLD 是复杂的可编程逻辑器件的缩写。 2 .在系统编程答:在系统可编程特性( In System Programmability , ISP )是指不需要使用编程器,只需要通过计算机接口和编程电缆,直接在用户自己设计的目标系统中或线路板上,为重新构造设计逻辑而对器件进行编程或反复编程的能力。 3. ESB 答:嵌入式系统块,用于实现存储功能。 4 .快速通道互连答:, 这些快速布线通道是一系列的横纵交错的贯穿整个器件的连线。即使在非常复杂的设计中, 全局布线结构也可以提供可预计的设计性能。 5 .建立时间答:是指在触发器的时钟信号上升沿到来以前,数据稳定不变的时间。二、简答题 1 .信号和变量的区别? 信号变量赋值符号<= := 功能电路的内部连接内部数据交换作用范围全局,进程和进程之间的通信进程的内部行为延迟一定时间后才赋值立即赋值 2. 说明用文本输入方法设计电路的详细流程。答: MAX+PLUS Ⅱ的设计过程包括设计项目的建立与设计的输入、设计编译、设计校验( 仿真和定时分析)、器件编程四个步骤。设计输入: HDL 语言描述方式。设计编译:先根据设计要求设定编译参数和编译策略,如器件的选择、逻辑综合方式的选择等。然后根据设定的参数和策略对设计项目进行网表提取、逻辑综合和器件适配,并产生报告文件、延时信息文件及编程文件,供分析仿真和编程使用。设计校验(项目仿真) :包括功能仿真、时序仿真和定时分析,可以利用软件的仿真功能来验证设计项目的逻辑功能是否正确。器件编程与验证:用经过仿真确认后的编程文件通过编程器( Programmer )将设计下载到实际芯片中,最后测试芯片在系统中的实际运行性能。在设计过程中,如果出现错误,则需重新回到设计输入阶段,改正错误或调整电路后重复上述过程。 3、什么是在系统可编程技术?它有什么特点? 答:在系统可编程技术是指不需要使用编程器,只需要通过计算机接口和编程电缆,直接在用户自己设计的目标系统中或线路板上,为重新构造设计逻辑而对器件惊醒编程或反复编程的能力。在系统编程技术的基本特征是在器件安装到系统板上后,不需要将器件从线路板上卸下,可对器件进行直接配置,并可改变器件内的设计逻辑,满足原有的 PCB 布局要求 4、试述 EDA 软件系统包含那些模块。答:设计输入子模块,设计数据库子模块,分析验证子模块,综合仿真子模块,布局布线子模块等。 5、在可编程逻辑电路设计中竞争和冒险是怎样产生的,如何避免。答:当某一时刻同时有一个以上的信号发生变化时容易产生毛刺;组合逻辑电路是会产生竞争冒险的。避免方法:(1 )增加延时时间短的引脚的传输路径使引脚间的传输时间相同即信号同时发生变化。(2 )增加同步电路(3)改变编码方式 6、简述 VHDL 程序结构答: 1) USE 定义区 2) PACKAGE 定义区 3) ENTITY 定义区 4) ARCHITECTURE 定义区 5) CONFIGURATION 定义区 7、简述 WHEN_ELSE 条件信号赋值语句和 IF_ELSE 顺序语句的异同。答: WHEN_ELSE 条件信号赋值语句中无标点,只有最后有分号;必须成对出现; 是并行语句,必须放在结构体中。 IF_ELSE 顺序语句中有分号;是顺序语句,必须放在进程中。 8、简述 WIT

可编程逻辑器件及EDA技术可编程逻辑器件及EDA技术答案) 来自淘豆网www.taodocs.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数3
  • 收藏数0 收藏
  • 顶次数0
  • 上传人yzhlyb
  • 文件大小0 KB
  • 时间2016-06-14