第 12 章时序逻辑电路
基本双稳态触发器
钟控双稳态触发器
寄存器
计数器
集成定时器
教学基本要求
分析与思考题
练****题
返回主页
◆含有双稳态触发器的逻辑电路称为时序逻辑电
路,简称时序电路。
下一页
上一页
下一节
返回
◆触发器:具有记忆能力的基本单元电路。
◆触发器分类:
●按逻辑功能分类:
R - S 触发器、J - K 触发器、
D 触发器、T 触发器……
●按触发方式分类:
电平触发、主从触发、边沿触发……
●按输出状态分类:
双稳态触发器、单稳态触发器
无稳态触发器。
基本R-S触发器
基本双稳态触发器
输出端
输入端
逻辑状态相反
触发器的状态:
Q
= 1
Q = 0
Q = 1
Q
= 0
◆规定: Q 端的状态为触发器的状态。
2 &
Q
Q
R
S
& 1
图 与非门组成的基本触发器
下一页
上一页
下一节
返回
1 1
1 0
0 1
R
S
Qn
Qn+1
1 1
0 1
1 0
0 0
0
1
0
1
0
1
0
1
→0
→1
0
1 0
0 1
1
Qn
→1
→0
2 &
Q
Q
R
S
& 1
下一页
上一页
下一节
返回
→1
1 0
0 1
1 0
→0
0
0
1 0
0 1
→1
R
S
Qn
Qn+1
1 1
0 1
1 0
0 0
0
1
0
1
0
1
0
1
Qn
0
→1
1 1
→0
0
2 &
Q
Q
R
S
& 1
下一页
上一页
下一节
返回
→1
→0
1
1
R
S
Qn
Qn+1
1 1
0 1
1 0
0 0
0
1
0
1
0
1
0
1
Qn
0
0 1
1 0
1 1
0 1
→1
1
0
0 1
1 0
2 &
Q
Q
R
S
& 1
→1
→0
下一页
上一页
下一节
返回
0 0
1
1
相等了!
R
S
Qn
Qn+1
1 1
0 1
1 0
0 0
0
1
0
1
0
1
0
1
Qn
0
1
破坏了逻辑状态!
不定
0 1
1 0
→1 →1
2 &
Q
Q
R
S
& 1
下一页
上一页
下一节
返回
低电平有效!
直接置0 端
直接复位端
直接置1 端
直接置位端
R S Qn+1
1 1 Qn
0 1 0
1 0 1
0 0 不定
真值表
2 &
Q
Q
R
S
& 1
Set
Reset
下一页
上一页
下一节
返回
不定状态
不定状态
不定状态
逻辑符号
S
R
Q
Q
R
S
R
S
Q
1
1
1
0
1
初始状态
Q
0
1
0
0
0
1
0
1
1
0
1
0
0
1
1
不定
不定
1
1
翻转
[补充例题 1] 根据输入波形画出输出波形。
下一页
上一页
下一节
返回
钟控双稳态触发器
(一) R-S 触发器
(1) 电路结构:
2 &
Q
Q
& 1
R
S
时钟脉冲
4 &
& 3
S
R
CP
图 R - S 触发器电路
下一页
上一页
下一节
返回
上一节
时序逻辑电路 来自淘豆网www.taodocs.com转载请标明出处.