下载此文档

第2章 8086体系结构.ppt


文档分类:IT计算机 | 页数:约70页 举报非法文档有奖
1/70
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/70 下载此文档
文档列表 文档介绍
1、计算机的五个基本部件:
输入器,___________、运算器,___________和___________。
答案:
4、输出器,存储器,控制器
复****br/>2018/2/15
1
第二章 8086微处理器
第2章 8086体系结构
8086CPU结构
8086CPU的引脚及其功能
8086存储器组织
8086CPU内部时序
2018/2/15
2
第二章 8086微处理器
8086CPU结构
8086CPU的内部结构
8086CPU的寄存器结构
2018/2/15
3
第二章 8086微处理器
一、8086CPU的内部结构
8086的内部结构(两部分)
总线接口部件BIU:
总线接口单元BIU,负责控制存储器和I/O读写。
执行部件EU:
执行单元EU从指令队列中取出指令并执行。
特点:
取指令和执行指令分开进行,提高了速度。
2018/2/15
4
第二章 8086微处理器
内部暂存器
IP
ES
SS
DS
CS
输入/输出控制电路
外部总线
执行部分控制电路
1 2 3 4 5 6

ALU
标志寄存器
AH AL
BH BL
CH CL
DH DL
SP
BP
SI
DI
通用
寄存

地址加法器
指令队列缓冲器
执行部件(EU)
总线接口部件(BIU)
16位
20位
16位
8位
通用寄存器
四个地址寄存器
SP:堆栈指针
BP:基址指针:
SI: 源变址寄存器
DI:目的源变址寄存器
算术逻辑单元ALU:
主要是加法器。大部分指令
的执行由加法器完成。
标志寄存器:
16位字利用了9位。
AX
BX
CX
DX
2018/2/15
5
第二章 8086微处理器
内部暂存器
IP
ES
SS
DS
CS
输入/输出控制电路
外部总线
执行部分控制电路
1 2 3 4 5 6

ALU
标志寄存器
AH AL
BH BL
CH CL
DH DL
SP
BP
SI
DI
通用
寄存

地址加法器
指令队列缓冲器
执行部件(EU)
总线接口部件(BIU)
16位
20位
16位
8位
20位地址加法器
四个段寄存器:CS、DS、SS、ES
CS管理代码段;DS管理数据段
SS管理堆栈段;ES管理附加段.
16位的指令指针寄存器IP:
IP中的内容是下一条指令
对现行代码段基地址的偏移量
6字节的指令队列
指令队列共六字节,总线接
口部件BIU从内存取指令,
取来的总是放在指令队列中;
执行部件EU从指令队列取指
令,并执行。
指令执行部件(EU)主要组成
算术逻辑运算单元(ALU)
标志寄存器FR
通用寄存器
指针和变址寄存器
EU控制电路
主要功能是执行指令.
2018/2/15
7
第二章 8086微处理器
总线接口部件(BIU)主要组成
地址加法器
专用寄存器组
指令队列
总线控制电路
主要功能是形成访问存储器的物理地址、访问存储器并取指令暂存到指令队列中等待执行,访问存储器或I/O端口读取操作数参加EU运算或存放运算结果等。
2018/2/15
8
第二章 8086微处理器
补充知识
指令
指令是指示计算机执行某种操作的命令,它由一串二进制数码组成。
操作码操作数操作数
指令:
2018/2/15
9
第二章 8086微处理器
EU和BIU的操作原则
BIU中的指令队列有2个或2个以上字节为空时,BIU自动启动总线周期,取指填充指令队列。直至队列满,进入空闲状态。
EU每执行完一条指令,从指令队列队首取指。系统初始化后,指令队列为空,EU等待BIU从内存取指,填充指令队列。
EU取得指令,译码并执行指令。若指令需要取操作数或存操作结果,需访问存储器或I/O,EU向BIU发出访问总线请求。
2018/2/15
10
第二章 8086微处理器

第2章 8086体系结构 来自淘豆网www.taodocs.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数70
  • 收藏数0 收藏
  • 顶次数0
  • 上传人s1188831
  • 文件大小1.29 MB
  • 时间2018-02-15